首頁(yè)常見(jiàn)問(wèn)題 Oscillator如何在PCB上驅(qū)動(dòng)多個(gè)負(fù)載
Oscillator如何在PCB上驅(qū)動(dòng)多個(gè)負(fù)載
來(lái)源:http://wyss.net.cn 作者:金洛鑫電子 2019年08月17
驅(qū)動(dòng)多個(gè)負(fù)載
PCB上的兩個(gè)或更多Oscillator可能需要相同頻率的輸入時(shí)鐘.使用時(shí)鐘驅(qū)動(dòng)多個(gè)負(fù)載的一種方法是使用扇出緩沖器,這需要額外的電路板空間和功率.另一種方法是將一個(gè)輸出連接到多個(gè)負(fù)載.將一個(gè)輸出連接到多個(gè)負(fù)載的首選方法是將單個(gè)傳輸線路由到盡可能靠近負(fù)載,并使用星形連接將負(fù)載連接到短路徑,因此負(fù)載在路徑末端被認(rèn)為是集總的.該方法要求負(fù)載彼此足夠接近.
如果負(fù)載彼此相距太遠(yuǎn)而無(wú)法使用集總負(fù)載配置,那么在某些條件下,可以使用一個(gè)輸出來(lái)驅(qū)動(dòng)兩條輸電線路分離負(fù)載.這種配置要求輸出驅(qū)動(dòng)器具有比驅(qū)動(dòng)單條傳輸線更高的電流驅(qū)動(dòng)能力,當(dāng)使用60Ω和更低阻抗的傳輸線時(shí),不建議將其與1.8V版本的SiT1602和表2中列出的其他器件一起使用.在將此配置合并到設(shè)計(jì)中之前,建議使用IBIS模型運(yùn)行信號(hào)完整性仿真.
某些驅(qū)動(dòng)程序可能沒(méi)有足夠的驅(qū)動(dòng)能力來(lái)處理兩條傳輸線.如果振蕩器輸出和負(fù)載之間的距離足夠小,則可以考慮星形拓?fù)?典型石英晶體振蕩器的輸出驅(qū)動(dòng)器強(qiáng)度不足以驅(qū)動(dòng)三條或更多條傳輸線,并且可以在PCB(50-60Ω)上輕松設(shè)計(jì)走線阻抗.SiTime晶振不建議從單個(gè)驅(qū)動(dòng)器驅(qū)動(dòng)三條或更多條傳輸線.
驅(qū)動(dòng)在跡線末端集中的多個(gè)負(fù)載
驅(qū)動(dòng)多個(gè)晶振負(fù)載的最簡(jiǎn)單方案是在傳輸線末端點(diǎn)亮負(fù)載(圖3).如果負(fù)載可以放置得足夠靠近傳輸線的末端,則可以實(shí)現(xiàn),使得將每個(gè)負(fù)載連接到傳輸線的跡線不長(zhǎng)于信號(hào)邊緣的有效長(zhǎng)度的六分之一.負(fù)載必須以”星形”形式連接,如圖3所示.串聯(lián)終端電阻的值的計(jì)算方法與單個(gè)負(fù)載情況相同(公式2). 圖4說(shuō)明了圖3中針對(duì)SiT8208-3.3V石英晶體振蕩器的方案的Altium Designer仿真結(jié)果,其中Rs=43Ω,CL=5pF,時(shí)鐘接收器數(shù)量-2,短截線長(zhǎng)度0.5英寸(~75ps).如果短截線太長(zhǎng),則反射會(huì)導(dǎo)致信號(hào)完整性問(wèn)題(見(jiàn)圖5).
圖4:SiT8208的Altium Designer仿真波形(在負(fù)載側(cè))驅(qū)動(dòng)5英寸末端的兩個(gè)負(fù)載.跟蹤.走線阻抗-60Ω,電源電壓-3.3V,源端電壓-43Ω,負(fù)載電容-5pF.
圖5:SiT8208的Altium Designer仿真波形(在負(fù)載側(cè))驅(qū)動(dòng)兩個(gè)負(fù)載時(shí),驅(qū)動(dòng)器的走線在2英寸后分成兩個(gè)3英寸.每個(gè)都連接到負(fù)載的部分.阻抗-60Ω,電源電壓-3.3V,源端接-43Ω,負(fù)載電容-5pF.
PCB上的兩個(gè)或更多Oscillator可能需要相同頻率的輸入時(shí)鐘.使用時(shí)鐘驅(qū)動(dòng)多個(gè)負(fù)載的一種方法是使用扇出緩沖器,這需要額外的電路板空間和功率.另一種方法是將一個(gè)輸出連接到多個(gè)負(fù)載.將一個(gè)輸出連接到多個(gè)負(fù)載的首選方法是將單個(gè)傳輸線路由到盡可能靠近負(fù)載,并使用星形連接將負(fù)載連接到短路徑,因此負(fù)載在路徑末端被認(rèn)為是集總的.該方法要求負(fù)載彼此足夠接近.
如果負(fù)載彼此相距太遠(yuǎn)而無(wú)法使用集總負(fù)載配置,那么在某些條件下,可以使用一個(gè)輸出來(lái)驅(qū)動(dòng)兩條輸電線路分離負(fù)載.這種配置要求輸出驅(qū)動(dòng)器具有比驅(qū)動(dòng)單條傳輸線更高的電流驅(qū)動(dòng)能力,當(dāng)使用60Ω和更低阻抗的傳輸線時(shí),不建議將其與1.8V版本的SiT1602和表2中列出的其他器件一起使用.在將此配置合并到設(shè)計(jì)中之前,建議使用IBIS模型運(yùn)行信號(hào)完整性仿真.
某些驅(qū)動(dòng)程序可能沒(méi)有足夠的驅(qū)動(dòng)能力來(lái)處理兩條傳輸線.如果振蕩器輸出和負(fù)載之間的距離足夠小,則可以考慮星形拓?fù)?典型石英晶體振蕩器的輸出驅(qū)動(dòng)器強(qiáng)度不足以驅(qū)動(dòng)三條或更多條傳輸線,并且可以在PCB(50-60Ω)上輕松設(shè)計(jì)走線阻抗.SiTime晶振不建議從單個(gè)驅(qū)動(dòng)器驅(qū)動(dòng)三條或更多條傳輸線.
驅(qū)動(dòng)在跡線末端集中的多個(gè)負(fù)載
驅(qū)動(dòng)多個(gè)晶振負(fù)載的最簡(jiǎn)單方案是在傳輸線末端點(diǎn)亮負(fù)載(圖3).如果負(fù)載可以放置得足夠靠近傳輸線的末端,則可以實(shí)現(xiàn),使得將每個(gè)負(fù)載連接到傳輸線的跡線不長(zhǎng)于信號(hào)邊緣的有效長(zhǎng)度的六分之一.負(fù)載必須以”星形”形式連接,如圖3所示.串聯(lián)終端電阻的值的計(jì)算方法與單個(gè)負(fù)載情況相同(公式2). 圖4說(shuō)明了圖3中針對(duì)SiT8208-3.3V石英晶體振蕩器的方案的Altium Designer仿真結(jié)果,其中Rs=43Ω,CL=5pF,時(shí)鐘接收器數(shù)量-2,短截線長(zhǎng)度0.5英寸(~75ps).如果短截線太長(zhǎng),則反射會(huì)導(dǎo)致信號(hào)完整性問(wèn)題(見(jiàn)圖5).
正在載入評(píng)論數(shù)據(jù)...
相關(guān)資訊
- [2024-03-04]Jauch的40MHz的石英毛坯有多厚?...
- [2023-09-21]Skyworks領(lǐng)先同行的綠色生產(chǎn)標(biāo)準(zhǔn)...
- [2023-06-28]適合于超聲波的6G常用低成本貼片...
- [2020-07-13]應(yīng)用到晶振的質(zhì)量因數(shù)Q數(shù)字方程...
- [2020-07-03]多晶振蕩器的存在與作用還有多少...
- [2020-06-29]何時(shí)使用Oscillator與時(shí)鐘才最合...
- [2020-06-24]組成TCXO振蕩器的5個(gè)核心元器件...
- [2020-06-08]Cardinal壓控振蕩器的鎖相環(huán)基礎(chǔ)...